RFQ/BOM 0 Se connecter / Registre

Sélectionnez votre emplacement

74HC595DB,112

Counter Shift Registers 8-BIT SHIFT REGISTER

Les images sont fournies à titre indicatif.
Voir les spécifications du produit pour plus de détails sur le produit.

Réseaux sociaux

74HC595DB,112

Counter Shift Registers 8-BIT SHIFT REGISTER

Les commandes de plus de 200 $ sont éligibles pour un cadeau de style chinois en édition limitée.

Les commandes de plus de 200 $ sont éligibles pour un cadeau de style chinois en édition limitée.

Les commandes de plus de 1 000 $ bénéficient d'une dispense des frais d'expédition de 30 $..

Les commandes supérieures à 5 000 $ bénéficient d'une exemption des frais d'expédition et de transaction..

Ces offres sont applicables aux nouveaux clients et aux clients existants et sont valables du 1er janvier 2024 au 31 décembre 2024..

  • Fabricant:

    NEXPERIA

  • Fiche de données:

    74HC595DB,112 datasheet

  • Colis/Caisse:

    SSOP-16

  • catégorie de produit:

    Ics logiques

  • RoHS Status:

Soumettez votre demande de devis maintenant et nous espérons vous fournir un devis dans les délais mai 19, 2024. Passez votre commande maintenant et nous prévoyons de finaliser la transaction dans les mai 22, 2024. Ps : L’heure est conforme à GMT+8h00.

Livraison:
fedex ups ems dhl other
Paiement :
jcb American express tt discover paypal

Action:1000 PCS

Notre engagement est de fournir des devis rapides dans les 12 heures. Pour obtenir de l'aide supplémentaire, veuillez nous contacter au sales@censtry.com.

74HC595DB,112 détails du produit

General description

The 74HC595; 74HCT595 is an 8-bit serial-in/serial or parallel-out shift register with a storage register and 3-state outputs. Both the shift and storage register have separate clocks. The device features a serial input (DS) and a serial output (Q7S) to enable cascading and an asynchronous reset MR input. A LOW on MR will reset the shift register. Data is shifted on the LOW-to-HIGH transitions of the SHCP input. The data in the shift register is transferred to the storage register on a LOW-to-HIGH transition of the STCP input. If both clocks are connected together, the shift register will always be one clock pulse ahead of the storage register. Data in the storage register appears at the output whenever the output enable input (OE) is LOW. A HIGH on OE causes the outputs to assume a high-impedance OFF-state. Operation of the OE input does not affect the state of the registers. Inputs include clamp diodes. This enables the use of current limiting resistors to interface inputs to voltages in excess of VCC.

Features and benefits

• 8-bit serial input 

• 8-bit serial or parallel output 

• Storage register with 3-state outputs 

• Shift register with direct clear 

• 100 MHz (typical) shift out frequency 

• Complies with JEDEC standard no. 7A 

• Input levels: 

   – For 74HC595: CMOS level 

   – For 74HCT595: TTL level 

• ESD protection: 

   – HBM JESD22-A114F exceeds 2000 V 

   – MM JESD22-A115-A exceeds 200 V 

• Multiple package options 

• Specified from -40 °C to +85 °C and from -40 °C to +125 °C

Applications

• Serial-to-parallel data conversion 

• Remote control holding register

Functional diagram

image.png


Request a quote 74HC595DB,112 at censtry.com. All items are new and original with 365 days warranty! The excellent quality and guaranteed services of 74HC595DB,112 in stock for sale, check stock quantity and pricing, view product specifications, and order contact us:sales@censtry.com.
The price and lead time for 74HC595DB,112 depending on the quantity required, please send your request to us, our sales team will provide you price and delivery within 24 hours, we sincerely look forward to cooperating with you.

74HC595DB,112 produits associés